『壹』 由存儲器晶元擴展成存儲器由哪幾種解碼方式各由什麼特點
容量擴展主要有兩種方式,並位和串位,舉個例子,有個2KB的存儲器,我再擴展個2KB的存儲器,如果是並位擴展方式,地址范圍還是2k的空間,不過每次讀出的是16bit;如果是串位方式,則直接擴展成4KB,有4k的地址范圍,每次讀出8bit,不知道你明白了沒有?這個跟片選信號連接方式,以及地址、數據線連接方式有關. 一般來說是以Byte為讀取單位,通常都是串列擴展,即地址線性擴展,2KB的空間,再增加2KB,一共就4KB的存儲器,也是最常用的方式,地址線的高位通過解碼電路構成片選信號,低位為每片的地址信號.
『貳』 計算機內存儲器一般用什麼作為存儲介質
計算機內存中儲存器一般用ROM作為儲存介質。
隨機存取存儲器(英語:Random Access Memory,縮寫:RAM),也叫主存,是與CPU直接交換數據的內部存儲器。它可以隨時讀寫,而且速度很快,通常作為操作系統或其他正在運行中的程序的臨時數據存儲介質。
RAM工作時可以隨時從任何一個指定的地址寫入(存入)或讀出(取出)信息。它與ROM的最大區別是數據的易失性,即一旦斷電所存儲的數據將隨之丟失。RAM在計算機和數字系統中用來暫時存儲程序、數據和中間結果。
(2)存儲晶元採用的記憶金屬擴展閱讀
RAM的特點為:
1、隨機存取
所謂「隨機存取」,指的是當存儲器中的數據被讀取或寫入時,所需要的時間與這段信息所在的位置或所寫入的位置無關。相對的,讀取或寫入順序訪問存儲設備中的信息時,其所需要的時間與位置就會有關系。它主要用來存放操作系統、各種應用程序、數據等。
當RAM處於正常工作時,可以從RAM中讀出數據,也可以往RAM中寫入數據。與ROM相比較,RAM的優點是讀/寫方便、使用靈活,特別適用於經常快速更換數據的場合。
2、易失性
當電源關閉時,RAM不能保留數據。如果需要保存數據,就必須把它們寫入一個長期的存儲設備中(例如硬碟)。
RAM的工作特點是通電後,隨時可在任意位置單元存取數據信息,斷電後內部信息也隨之消失。
3、對靜電敏感
正如其他精細的集成電路,隨機存取存儲器對環境的靜電荷非常敏感。靜電會干擾存儲器內電容器的電荷,引致數據流失,甚至燒壞電路。故此觸碰隨機存取存儲器前,應先用手觸摸金屬接地。
4、訪問速度
現代的隨機存取存儲器幾乎是所有訪問設備中寫入和讀取速度最快的,存取延遲和其他涉及機械運作的存儲設備相比,也顯得微不足道。
5、需要刷新(再生)
現代的隨機存取存儲器依賴電容器存儲數據。電容器充滿電後代表1(二進制),未充電的代表0。由於電容器或多或少有漏電的情形,若不作特別處理,數據會漸漸隨時間流失。
刷新是指定期讀取電容器的狀態,然後按照原來的狀態重新為電容器充電,彌補流失了的電荷。需要刷新正好解釋了隨機存取存儲器的易失性。
『叄』 主要的四種類型內部存儲器晶元是什麼
按照功能劃分,可以分為四種類型,主要是內存晶元、微處理器、標准晶元和復雜的片上系統(SoCs)。按照集成電路的類型來劃分,則可以分為三類,分別是數字晶元、模擬晶元和混合晶元。
從功能上看,半導體存儲晶元將數據和程序存儲在計算機和數據存儲設備上。隨機存取存儲器(RAM)晶元提供臨時的工作空間,而快閃記憶體晶元則可以永久保存信息,除非主動刪除這些信息。只讀存儲器(ROM)和可編程只讀存儲器(PROM)晶元不能修改。而可擦可編程只讀存儲器(EPROM)和電可擦只讀存儲器(EEPROM)晶元可以是可以修改的。
微處理器包括一個或多個中央處理器(CPU)。計算機伺服器、個人電腦(PC)、平板電腦和智能手機可能都有多個CPU。PC和伺服器中的32位和64位微處理器基於x86、POWER和SPARC晶元架構。而移動設備通常使用ARM晶元架構。功能較弱的8位、16位和24位微處理器則主要用在玩具和汽車等產品中。
標准晶元,也稱為商用集成電路,是用於執行重復處理程序的簡單晶元。這些晶元會被批量生產,通常用於條形碼掃描儀等用途簡單的設備。商用IC市場的特點是利潤率較低,主要由亞洲大型半導體製造商主導。
SoC是最受廠商歡迎的一種新型晶元。在SoC中,整個系統所需的所有電子元件都被構建到一個單晶元中。SoC的功能比微控制器晶元更廣泛,後者通常將CPU與RAM、ROM和輸入/輸出(I/O)設備相結合。在智能手機中,SoC還可以集成圖形、相機、音頻和視頻處理功能。通過添加一個管理晶元和一個無線電晶元還可以實現一個三晶元的解決方案。
晶元的另一種分類方式,是按照使用的集成電路進行劃分,目前大多數計算機處理器都使用數字電路。這些電路通常結合晶體管和邏輯門。有時,會添加微控制器。數字電路通常使用基於二進制方案的數字離散信號。使用兩種不同的電壓,每個電壓代表一個不同的邏輯值。
但是這並不代表模擬晶元已經完全被數字晶元取代。電源晶元使用的通常就是模擬晶元。寬頻信號也仍然需要模擬晶元,它們仍然被用作感測器。在模擬晶元中,電壓和電流在電路中指定的點上不斷變化。模擬晶元通常包括晶體管和無源元件,如電感、電容和電阻。模擬晶元更容易產生雜訊或電壓的微小變化,這可能會產生一些誤差。
混合電路半導體是一種典型的數字晶元,同時具有處理模擬電路和數字電路的技術。微控制器可能包括用於連接模擬晶元的模數轉換器(ADC),例如溫度感測器。而數字-模擬轉換器(DAC)可以使微控制器產生模擬電壓,從而通過模擬設備發出聲音。
『肆』 存儲器的原理是什麼
存儲器講述工作原理及作用
介紹
存儲器(Memory)是現代信息技術中用於保存信息的記憶設備。其概念很廣,有很多層次,在數字系統中,只要能保存二進制數據的都可以是存儲器;在集成電路中,一個沒有實物形式的具有存儲功能的電路也叫存儲器,如RAM、FIFO等;在系統中,具有實物形式的存儲設備也叫存儲器,如內存條、TF卡等。計算機中全部信息,包括輸入的原始數據、計算機程序、中間運行結果和最終運行結果都保存在存儲器中。它根據控制器指定的位置存入和取出信息。有了存儲器,計算機才有記憶功能,才能保證正常工作。計算機中的存儲器按用途存儲器可分為主存儲器(內存)和輔助存儲器(外存),也有分為外部存儲器和內部存儲器的分類方法。外存通常是磁性介質或光碟等,能長期保存信息。內存指主板上的存儲部件,用來存放當前正在執行的數據和程序,但僅用於暫時存放程序和數據,關閉電源或斷電,數據會丟失。
2.按存取方式分類
(1)隨機存儲器(RAM):如果存儲器中任何存儲單元的內容都能被隨機存取,且存取時間與存儲單元的物理位置無關,則這種存儲器稱為隨機存儲器(RAM)。RAM主要用來存放各種輸入/輸出的程序、數據、中間運算結果以及存放與外界交換的信息和做堆棧用。隨機存儲器主要充當高速緩沖存儲器和主存儲器。
(2)串列訪問存儲器(SAS):如果存儲器只能按某種順序來存取,也就是說,存取時間與存儲單元的物理位置有關,則這種存儲器稱為串列訪問存儲器。串列存儲器又可分為順序存取存儲器(SAM)和直接存取存儲器(DAM)。順序存取存儲器是完全的串列訪問存儲器,如磁帶,信息以順序的方式從存儲介質的始端開始寫入(或讀出);直接存取存儲器是部分串列訪問存儲器,如磁碟存儲器,它介於順序存取和隨機存取之間。
(3)只讀存儲器(ROM):只讀存儲器是一種對其內容只能讀不能寫入的存儲器,即預先一次寫入的存儲器。通常用來存放固定不變的信息。如經常用作微程序控制存儲器。目前已有可重寫的只讀存儲器。常見的有掩模ROM(MROM),可擦除可編程ROM(EPROM),電可擦除可編程ROM(EEPROM).ROM的電路比RAM的簡單、集成度高,成本低,且是一種非易失性存儲器,計算機常把一些管理、監控程序、成熟的用戶程序放在ROM中。
3.按信息的可保存性分類
非永久記憶的存儲器:斷電後信息就消失的存儲器,如半導體讀/寫存儲器RAM。
永久性記憶的存儲器:斷電後仍能保存信息的存儲器,如磁性材料做成的存儲器以及半導體ROM。
4.按在計算機系統中的作用分
根據存儲器在計算機系統中所起的作用,可分為主存儲器、輔助存儲器、高速緩沖存儲器、控制存儲器等。為了解決對存儲器要求容量大,速度快,成本低三者之間的矛盾,目前通常採用多級存儲器體系結構,即使用高速緩沖存儲器、主存儲器和外存儲器。
能力影響
從寫命令轉換到讀命令,在某個時間訪問某個地址,以及刷新數據等操作都要求數據匯流排在一定時間內保持休止狀態,這樣就不能充分利用存儲器通道。此外,寬並行匯流排和DRAM內核預取都經常導致不必要的大數據量存取。在指定的時間段內,存儲器控制器能存取的有用數據稱為有效數據速率,這很大程度上取決於系統的特定應用。有效數據速率隨著時間而變化,常低於峰值數據速率。在某些系統中,有效數據速率可下降到峰值速率的10%以下。
通常,這些系統受益於那些能產生更高有效數據速率的存儲器技術的變化。在CPU方面存在類似的現象,最近幾年諸如AMD和 TRANSMETA等公司已經指出,在測量基於CPU的系統的性能時,時鍾頻率不是唯一的要素。存儲器技術已經很成熟,峰值速率和有效數據速率或許並不比以前匹配的更好。盡管峰值速率依然是存儲器技術最重要的參數之一,但其他結構參數也可以極大地影響存儲器系統的性能。
影響有效數據速率的參數
有幾類影響有效數據速率的參數,其一是導致數據匯流排進入若干周期的停止狀態。在這類參數中,匯流排轉換、行周期時間、CAS延時以及RAS到CAS的延時(tRCD)引發系統結構中的大部分延遲問題。
匯流排轉換本身會在數據通道上產生非常長的停止時間。以GDDR3系統為例,該系統對存儲器的開放頁不斷寫入數據。在這期間,存儲器系統的有效數據速率與其峰值速率相當。不過,假設100個時鍾周期中,存儲器控制器從讀轉換到寫。由於這個轉換需要6個時鍾周期,有效的數據速率下降到峰值速率的 94%。在這100個時鍾周期中,如果存儲器控制器將匯流排從寫轉換到讀的話,將會丟失更多的時鍾周期。這種存儲器技術在從寫轉換到讀時需要15個空閑周期,這會將有效數據速率進一步降低到峰值速率的79%。表1顯示出針幾種高性能存儲器技術類似的計算結果。
顯然,所有的存儲器技術並不相同。需要很多匯流排轉換的系統設計師可以選用諸如XDR、RDRAM或者DDR2這些更高效的技術來提升性能。另一方面,如果系統能將處理事務分組成非常長的讀寫序列,那麼匯流排轉換對有效帶寬的影響最小。不過,其他的增加延遲現象,例如庫(bank)沖突會降低有效帶寬,對性能產生負面影響。
DRAM技術要求庫的頁或行在存取之前開放。一旦開放,在一個最小周期時間,即行周期時間(tRC)結束之前,同一個庫中的不同頁不能開放。對存儲器開放庫的不同頁存取被稱為分頁遺漏,這會導致與任何tRC間隔未滿足部分相關的延遲。對於還沒有開放足夠周期以滿足tRC間隙的庫而言,分頁遺漏被稱為庫沖突。而tRC決定了庫沖突延遲時間的長短,在給定的DRAM上可用的庫數量直接影響庫沖突產生的頻率。
大多數存儲器技術有4個或者8個庫,在數十個時鍾周期具有tRC值。在隨機負載情況下,那些具有8個庫的內核比具有4個庫的內核所發生的庫沖突更少。盡管tRC與庫數量之間的相互影響很復雜,但是其累計影響可用多種方法量化。
存儲器讀事務處理
考慮三種簡單的存儲器讀事務處理情況。第一種情況,存儲器控制器發出每個事務處理,該事務處理與前一個事務處理產生一個庫沖突。控制器必須在打開一個頁和打開後續頁之間等待一個tRC時間,這樣增加了與頁循環相關的最大延遲時間。在這種情況下的有效數據速率很大程度上決定於I/O,並主要受限於DRAM內核電路。最大的庫沖突頻率將有效帶寬削減到當前最高端存儲器技術峰值的20%到30%。
在第二種情況下,每個事務處理都以隨機產生的地址為目標。此時,產生庫沖突的機會取決於很多因素,包括tRC和存儲器內核中庫數量之間的相互作用。tRC值越小,開放頁循環地越快,導致庫沖突的損失越小。此外,存儲器技術具有的庫越多,隨機地址存取庫沖突的機率就越小。
第三種情況,每個事務處理就是一次頁命中,在開放頁中定址不同的列地址。控制器不必訪問關閉頁,允許完全利用匯流排,這樣就得到一種理想的情況,即有效數據速率等於峰值速率。
第一種和第三種情況都涉及到簡單的計算,隨機情況受其他的特性影響,這些特性沒有包括在DRAM或者存儲器介面中。存儲器控制器仲裁和排隊會極大地改善庫沖突頻率,因為更有可能出現不產生沖突的事務處理,而不是那些導致庫沖突的事務處理。
然而,增加存儲器隊列深度未必增加不同存儲器技術之間的相對有效數據速率。例如,即使增加存儲器控制隊列深度,XDR的有效數據速率也比 GDDR3高20%。存在這種增量主要是因為XDR具有更高的庫數量以及更低的tRC值。一般而言,更短的tRC間隔、更多的庫數量以及更大的控制器隊列能產生更高的有效帶寬。
實際上,很多效率限制現象是與行存取粒度相關的問題。tRC約束本質上要求存儲器控制器從新開放的行中存取一定量的數據,以確保數據管線保持充滿。事實上,為保持數據匯流排無中斷地運行,在開放一個行之後,只須讀取很少量的數據,即使不需要額外的數據。
另外一種減少存儲器系統有效帶寬的主要特性被歸類到列存取粒度范疇,它規定了每次讀寫操作必須傳輸的數據量。與之相反,行存取粒度規定每個行激活(一般指每個RAS的CAS操作)需要多少單獨的讀寫操作。列存取粒度對有效數據速率具有不易於量化的巨大影響。因為它規定一個讀或寫操作中需要傳輸的最小數據量,列存取粒度給那些一次只需要很少數據量的系統帶來了問題。例如,一個需要來自兩列各8位元組的16位元組存取粒度系統,必須讀取總共32位元組以存取兩個位置。因為只需要32個位元組中的16個位元組,系統的有效數據速率降低到峰值速率的50%。匯流排帶寬和脈沖時間長度這兩個結構參數規定了存儲器系統的存取粒度。
匯流排帶寬是指連接存儲器控制器和存儲器件之間的數據線數量。它設定最小的存取粒度,因為對於一個指定的存儲器事務處理,每條數據線必須至少傳遞一個數據位。而脈沖時間長度則規定對於指定的事務處理,每條數據線必須傳遞的位數量。每個事務處理中的每條數據線只傳一個數據位的存儲技術,其脈沖時間長度為1。總的列存取粒度很簡單:列存取粒度=匯流排寬度×脈沖時間長度。
很多系統架構僅僅通過增加DRAM器件和存儲匯流排帶寬就能增加存儲系統的可用帶寬。畢竟,如果4個400MHz數據速率的連接可實現 1.6GHz的總峰值帶寬,那麼8個連接將得到3.2GHz。增加一個DRAM器件,電路板上的連線以及ASIC的管腳就會增多,總峰值帶寬相應地倍增。
首要的是,架構師希望完全利用峰值帶寬,這已經達到他們通過物理設計存儲器匯流排所能達到的最大值。具有256位甚或512位存儲匯流排的圖形控制器已並不鮮見,這種控制器需要1,000個,甚至更多的管腳。封裝設計師、ASIC底層規劃工程師以及電路板設計工程師不能找到採用便宜的、商業上可行的方法來對這么多信號進行布線的矽片區域。僅僅增加匯流排寬度來獲得更高的峰值數據速率,會導致因為列存取粒度限制而降低有效帶寬。
假設某個特定存儲技術的脈沖時間長度等於1,對於一個存儲器處理,512位寬系統的存取粒度為512位(或者64位元組)。如果控制器只需要一小段數據,那麼剩下的數據就被浪費掉,這就降低了系統的有效數據速率。例如,只需要存儲系統32位元組數據的控制器將浪費剩餘的32位元組,進而導致有效的數據速率等於50%的峰值速率。這些計算都假定脈沖時間長度為1。隨著存儲器介面數據速率增加的趨勢,大多數新技術的最低脈沖時間長度都大於1。
選擇技巧
存儲器的類型將決定整個嵌入式系統的操作和性能,因此存儲器的選擇是一個非常重要的決策。無論系統是採用電池供電還是由市電供電,應用需求將決定存儲器的類型(易失性或非易失性)以及使用目的(存儲代碼、數據或者兩者兼有)。另外,在選擇過程中,存儲器的尺寸和成本也是需要考慮的重要因素。對於較小的系統,微控制器自帶的存儲器就有可能滿足系統要求,而較大的系統可能要求增加外部存儲器。為嵌入式系統選擇存儲器類型時,需要考慮一些設計參數,包括微控制器的選擇、電壓范圍、電池壽命、讀寫速度、存儲器尺寸、存儲器的特性、擦除/寫入的耐久性以及系統總成本。
選擇存儲器時應遵循的基本原則
1、內部存儲器與外部存儲器
一般情況下,當確定了存儲程序代碼和數據所需要的存儲空間之後,設計工程師將決定是採用內部存儲器還是外部存儲器。通常情況下,內部存儲器的性價比最高但靈活性最低,因此設計工程師必須確定對存儲的需求將來是否會增長,以及是否有某種途徑可以升級到代碼空間更大的微控制器。基於成本考慮,人們通常選擇能滿足應用要求的存儲器容量最小的微控制器,因此在預測代碼規模的時候要必須特別小心,因為代碼規模增大可能要求更換微控制器。目前市場上存在各種規模的外部存儲器器件,我們很容易通過增加存儲器來適應代碼規模的增加。有時這意味著以封裝尺寸相同但容量更大的存儲器替代現有的存儲器,或者在匯流排上增加存儲器。即使微控制器帶有內部存儲器,也可以通過增加外部串列EEPROM或快閃記憶體來滿足系統對非易失性存儲器的需求。
2、引導存儲器
在較大的微控制器系統或基於處理器的系統中,設計工程師可以利用引導代碼進行初始化。應用本身通常決定了是否需要引導代碼,以及是否需要專門的引導存儲器。例如,如果沒有外部的定址匯流排或串列引導介面,通常使用內部存儲器,而不需要專門的引導器件。但在一些沒有內部程序存儲器的系統中,初始化是操作代碼的一部分,因此所有代碼都將駐留在同一個外部程序存儲器中。某些微控制器既有內部存儲器也有外部定址匯流排,在這種情況下,引導代碼將駐留在內部存儲器中,而操作代碼在外部存儲器中。這很可能是最安全的方法,因為改變操作代碼時不會出現意外地修改引導代碼。在所有情況下,引導存儲器都必須是非易失性存儲器。
可以使用任何類型的存儲器來滿足嵌入式系統的要求,但終端應用和總成本要求通常是影響我們做出決策的主要因素。有時,把幾個類型的存儲器結合起來使用能更好地滿足應用系統的要求。例如,一些PDA設計同時使用易失性存儲器和非易失性存儲器作為程序存儲器和數據存儲器。把永久的程序保存在非易失性ROM中,而把由用戶下載的程序和數據存儲在有電池支持的易失性DRAM中。不管選擇哪種存儲器類型,在確定將被用於最終應用系統的存儲器之前,設計工程師必須仔細折中考慮各種設計因素。
『伍』 計算機組成RAM存儲器晶元題
這么講,每片2k*4 bit也就是8k bit
而需要8k byte=8k bit ×8,就是要8片2K*4位的RAM
1 Byte = 8 Bit
『陸』 存儲晶元是什麼材料做的
對存儲行業而言,存儲晶元主要以兩種方式實現產品化:
1、ASIC技術實現存儲晶元
ASIC(專用集成電路)在存儲和網路行業已經得到了廣泛應用。除了可以大幅度地提高系統處理能力,加快產品研發速度以外,ASIC更適於大批量生產的產品,根椐固定需求完成標准化設計。在存儲行業,ASIC通常用來實現存儲產品技術的某些功能,被用做加速器,或緩解各種優化技術的大量運算對CPU造成的過量負載所導致的系統整體性能的下降。
2、FPGA 技術實現存儲晶元
FPGA(現場可編程門陣列)是專用集成電路(ASIC)中級別最高的一種。與ASIC相比,FPGA能進一步縮短設計周期,降低設計成本,具有更高的設計靈活性。當需要改變已完成的設計時,ASIC的再設計時間通常以月計算,而FPGA的再設計則以小時計算。這使FPGA具有其他技術平台無可比擬的市場響應速度。
新一代FPGA具有卓越的低耗能、快速迅捷(多數工具以微微秒-百億分之一秒計算)的特性。同時,廠商可對FPGA功能模塊和I/O模塊進行重新配置,也可以在線對其編程實現系統在線重構。這使FPGA可以構建一個根據計算任務而實時定製軟核處理器。並且,FPGA功能沒有限定,可以是存儲控制器,也可以是處理器。新一代FPGA支持多種硬體,具有可編程I/O,IP(知識產權)和多處理器芯核兼備。這些綜合優點,使得FPGA被一些存儲廠商應用在開發存儲晶元架構的全功能產品。
『柒』 內存儲器使用的半導體存儲晶元有哪些主要類型
◆存儲晶元(IC)的分類:
內存儲器按存儲信息的功能可分為隨機存儲器RAM(RandomAccess Memory)和只讀存儲器ROM(Read Only Memory)。 ROM中的信息只能被讀出,而不能被操作者修改或刪除,故一般用來存放固定的程序,如微機的管理、監控程序,匯編程序,以及存放各種表格等。
還有一種叫做可改寫的只讀存儲器EPROM(ErasaNe Pr。Brsmmable ROM),和一般的RoM的不同點在於它可以用特殊裝置擯除和重寫它的內容,一般用於軟體的開發過程。
RAM就是我們常說的內存,它主要用來存放各種現場的輸入、輸出數據,中間計算結果,以及與外存交換信息和作堆棧用。它的存儲單元的內容按需要既可以讀出,也可以寫入或改寫。
由於RAM由電子器件組成,只能暫時存放正在運行的數據和程序,一旦關閉電源或掉電,其中的數據就會消失。RAM現在多為Mos型半導體電路,它分為靜態和動態兩種。
靜態RAM是靠雙穩態觸發器來記憶信息的;動態RAM是靠Mos電路中的柵極電容來記憶信息的。由於電容上電荷會泄漏,需要定時給予補充,所以動態RAM要設置刷新電路,但它比靜態RAM集成度高、功耗低,從而成本也低,適於作大容量存儲器。所以主內存通常採用動態RAM,而高速緩沖存儲器(Cache)則使用靜態RAM。
●存儲IC的特點,具有體積小,重量輕,引出線和焊接點少,壽命長,可靠性高,性能好等優點,同時成本低,便於大規模生產。
『捌』 什麼存儲器採用快閃記憶體晶元
快閃記憶體檔。
快閃記憶體晶元是快閃記憶體(快閃記憶體)的主要部件,主要分為NOR型和NAND型兩大類。 在一般的U盤和手機之類的產品中都可以見到它,而mp3、MP4中的快閃記憶體晶元則為SLC與MLC的居多,晶元內部的存儲單元陣列為(256M +8. 192M) bit ×8bit , 數據寄存器和緩沖存儲器均為(2k + 64) bit ×8bit 。
快閃記憶體檔和U盤的區別
1、共同點:快閃記憶體檔和U盤都沒有機械讀寫裝置,避免了移動硬碟容易碰傷、跌落等原因造成的損壞;防潮防磁,耐高低溫(-40°C ~ +70°C)等特性。
2、區別:快閃記憶體需要外部設備(讀卡器)才能與電腦交換數據;而U盤可直接和電腦交換數據,快閃記憶體檔使用壽命比U盤長。
『玖』 內存的成本是什麼為何這么貴無論什麼內存體質一樣內存大小不一樣,內存越大越貴,比如以前的手機內存
成本是內存卡記憶金屬製造,內存卡是儲存軟體的,越大裝的越多,做內存成本是如何做出內存