㈠ 用16k*8位的SRAM芯片构成64k*16位的存储器,试画出该存储器的组成逻辑框图
共八个SRAM,每四片串联岁雹携(地址线并联,数据线连一起),得到两组64K*8的存储组,然后将两组乎伏并联(地址线连一起,数据线并联)即64K*16BIT,地址分配可分为8个块区,高低字节分别译码选择,然后进行四个16K的寻址,访问具体数据的映射地址。
首先要满足位宽的要肆碧求,2片16*8并行组成16*16的结构,地址线相同,数据线扩展,然后在满足容量用4个16*16的结构构成64*16,地址线扩展,数据线相同,地址线上多数要加内译码器容来片选,常见3-8译码器138。
(1)双端口存储器逻辑图扩展阅读:
存储器是用来存储程序和各种数据信息的记忆部件。存储器可分为主存储器(简称主存或内存)和辅助存储器(简称辅存或外存)两大类。和CPU直接交换信息的是主存。
主存的工作方式是按存储单元的地址存放或读取各类信息,统称访问存储器。主存中汇集存储单元的载体称为存储体,存储体中每个单元能够存放一串二进制码表示的信息,该信息的总位数称为一个存储单元的字长。存储单元的地址与存储在其中的信息是一一对应的,单元地址只有一个,固定不变,而存储在其中的信息是可以更换的。
㈡ 用1K×4位的DRAM芯片构成4K×8位存储器。问需要多少个这样的DRAM芯片画出该存储器的组成逻辑框图。
芯片数=总容量/容量=4k*8÷1k*4=8片。将每四块分为一组,形成32位的数据宽度,根据该储存容量大小一共需要16位地址线(可以根版据储存容量除以数据宽度来确定)。
将32K*8芯片组成128K*16的只读度器,所以首先位扩展将数据线8扩展到16,即D0~D15,然问后字扩展32K是15条地址线,128是17条地址线,所以要答用2/4译码器将地址线15扩展到17,需要用到的芯片是(128/32)*(16/8)=8,连接如图所示!红色为A0~A14的地址总线。
(2)双端口存储器逻辑图扩展阅读:
用1K×4位的DRAM芯片构成4K×8位存储器。是一个64K 1bit的DRAM芯片,将8片并接起来,可以构成64KB的动态存储器。
每片只有一条输入数据线,而地址引脚只有8条。为了形成64K地址,必须在系统地址总线和芯片地址引线之间专门设计一个地址形成电路。使系统地址总线信号能分时地加到8个地址的引脚上,借助芯片内部的行锁存器、列锁存器和译码电路选定芯片内的存储单元,锁存信号也靠着外部地址电路产生。
当要从DRAM芯片中读出数据时,CPU 首先将行地址加在A0-A7上,而后送出RAS 锁存信号,该信号的下降沿将地址锁存在芯片内部。接着将列地址加到芯片的A0-A7上,再送CAS锁存信号,也是在信号的下降沿将列地址锁存在芯片内部。然后保持WE=1,则在CAS有效期间数据输出并保持。
㈢ 什么是单,双端口存储器
显示存储器按读取数据的方式可分为单端口存储器和双端口存储器。单端口存储器就是:显示存储器从显示芯片接受数据和向数/模转换电路传输数据都使用同一个端口,它在同一时刻只能执行一项操作,例如当显示芯片完成对显存的写操作后,数/模转换电路才能从显存中得到数据,这样一来数据的写和传输就无法同时进行,限定了显存的带宽。在高分辨率和色深的环境下,就会影响加速卡的速度。双端口存储器就是在显存中增加了一个端口,它可以在从显示芯片中得到数据的同时向数/模转换电路输送数据,提高了显示带宽。这种形式的显示存储器价格高,多用在图形处理工作站上。
㈣ 画出该存储器的组成逻辑框图
按大小来看,一共需要16块DRAM芯片,将每四块分为一组,形成32位的数据宽度,根据该储存容量大小一共需要16位地址线(可以根据储存容量除以数据宽度来确定)。将地址线的低14位作为全部DRAM芯片的地址,然后将高2位作为组片选信号,即选择各组输出的32位数据。
㈤ 用32K×8位DRAM芯片扩展128K×16位的存储器。要求画出该存储器的组成逻辑框图
2K*8的芯片所以地址线为15条,即A0~A14,数据线为8,将32K*8芯片组成128K*16的只读器,所以首先位扩展将数据线8扩展到16,即D0~D15,然后字扩展32K是15条地址线,128是17条地址线,所以要用2/4译码器将地址线15扩展到17,需要用到的芯片是(128/32)*(16/8)=8,连接如图所示!红色为A0~A14的地址总线。
PS:地址线的计算:32K=1K*32 1K=2^10 32=2^5,所以32K=2^10*2^5=2^15,所以等于15条地址线,